1. THÔNG BÁO TUYỂN ADMIN DIỄN ĐÀN 2013
    Tìm kiếm nhà trọ - Ở ghép
    THÔNG BÁO BÁN ÁO SPKT.NET CHO THÀNH VIÊN DIỄN ĐÀN


    HÃY TÌM KIẾM Ở ĐÂY TRƯỚC KHI ĐẶT CÂU HỎI
    {xen:phrase loading}

14/02 - 21/02 Khai Giảng Lớp Cơ Bản Thiết Kế Vi Mạch

Thảo luận trong 'Kỹ thuật Điện - Điện tử' bắt đầu bởi thietkevimach.com, 30 Tháng một 2011.

  1. thietkevimach.com Member

    Số bài viết: 51
    Đã được thích: 0
    Điểm thành tích: 6
    2 Lớp Thiết Kế Vi Mạch Cơ bản sẽ khai giảng vào ngày 14/02/2011 - 21/02/2011
    - Thời gian đào tạo: (3 buổi/tuần - 3 tháng)
    - Chỉ với học phí 1.800.000 đồng/khóa Cơ Bản

    SEMICON sẽ mang đến cho học viên những công nghệ tiên tiến nhất trong lĩnh vực Thiết Kế IC.
    Thời khóa biểu:

    - Lớp Cơ Bản 1: Tối thứ 4 và sáng chủ nhật (khai giảng ngày 14/02/2011)

    + Học lý thuyết: tối thứ 4 (6:30pm - 8h30pm)
    + Học thực hành: sáng chủ nhật (8:00am - 12h00pm)
    - Lớp Cơ Bản 2: Tối thứ 5 và chiều chủ nhật (khai giảng ngày 14/02/2011)
    + Học lý thuyết: tối thứ 5 (6:30pm - 8h30pm)
    + Học thực hành: chiều chủ nhật (1:30pm - 5h30pm)
    - Lớp Cơ Bản 3: Tối thứ 3 và sáng thứ 7 (khai giảng ngày 21/02/2011)

    + Học lý thuyết: tối thứ 3 (6:30pm - 8h30pm)
    + Học thực hành: sáng thứ 7 (8:00am - 12h00pm)
    - Lớp Cơ Bản 2: Tối thứ 2 và chiều thứ 7 (khai giảng ngày 21/02/2011)
    + Học lý thuyết: tối thứ 2 (6:30pm - 8h30pm)
    + Học thực hành: chiều thứ 7 (1:30pm - 5h30pm)


    [IMG]
    Đối tượng:
    - Các Anh/Chị sinh viên năm 2, 3, 4 hay sắp tốt nghiệp: Công Nghệ Thông Tin, Điện tử, Cơ điện tử.
    - Anh/Chị muốn định hướng đề tài tốt nghiệp của mình theo Thiết Kế Vi Mạch

    - Anh/Chị mong muốn có cơ hội làm việc tại các Công ty CHIP đang ở Việt Nam.
    - Anh/Chị muốn trang bị cho mình một kiến thức làm CHIP vững vàng trong tương lai

    Nội dung đào tạo lớp cơ bản: (3 tháng) Kiến thức về ASIC và ngôn ngữ lập trình (Verilog, Assembly, C, ngôn ngữ script trong Linux)
    1- Theory of Basic CMOS Structure (1,5 week)
    2- Apply CMOS to design basic gate in digital circuit (0.5 week)
    3- ASIC Design Flow (1 week)
    4- Verilog language (behaviorial level, RTL level and gate level) (2 weeks)
    5- Apply Verilog to describe digital design (1 week)
    6- How to build sim env and test design matching to expectation(1 week)
    7- Design a basic IP Core and build simulation env by using Linux (3 weeks)
    8- Basic knowledge about Synthesis, STA and DFT (2 weeks)

    Để biết thêm thông tin chi tiết liên hệ:
    + Số điện thoại nóng: 08-2.216.38.83 hoặc 093.25.25.645
    + Email: semicon_info@semiconvn.com

Chia sẻ trang này